VHDL का फुल फॉर्म क्या होता है?

0
520
VHDL

किसी भी देश में मीडिया की अहम भूमिका होती है। मीडिया के माध्यम से आम आदमी तक तत्काल सूचनाओं का आदान-प्रदान होता है। भारत में कई प्रसिद्ध चैनल हैं जो अपने चैनल के माध्यम से जानकारी प्रदान करते हैं। इन चैनलों के माध्यम से हमें विदेशों की जानकारी कुछ ही पलों में मिल जाती है। इन समाचार एजेंसियों में एएनआई एक प्रमुख एजेंसी है, यह एजेंसी एशिया की प्रमुख समाचार एजेंसी है। इस एजेंसी द्वारा प्रदान की गई जानकारी को अन्य समाचार चैनलों द्वारा मान्यता प्राप्त है। आज हम बात करेंगे VHDL क्या होता है, VHDL का फुल फॉर्म क्या होता है, VHDL को हिंदी में क्या कहते हैं ,इसके बारे में हम आपको संपूर्ण जानकारी देंगे।

VHDL का फुल फॉर्म

VHDL का फुल फॉर्म VHSIC Hardware Description Language होती है. हिंदी में वीएचएसआईसी हार्डवेयर विवरण भाषा कहा जाता है.

VHDL क्या होता है?

  • VHDL एक सर्किट हार्डवेयर विवरण कंप्यूटर भाषा है। यह एक प्रोग्रामिंग भाषा है जिसका उपयोग हार्डवेयर का वर्णन करने के लिए किया जाता है। यह VHDL भाषा अत्यंत शक्तिशाली है, इसका उपयोग जटिल परिपथों के तर्क को लिखने के लिए किया जाता है।
  • VHDL सीखना कोई आसान काम नहीं है क्योंकि यह जटिल सिंटैक्स का उपयोग करता है और डिजिटल सर्किट का तर्क लिखना भी एक जटिल कार्य है। इसे सीखने के लिए आपके प्रोग्रामिंग के बेसिक कॉन्सेप्ट्स को जानना बहुत जरूरी है और आपको कम से कम एक प्रोग्रामिंग लैंग्वेज को ठीक से जानना चाहिए।
  • इस प्रोग्रामिंग भाषा का उपयोग डिजिटल सिस्टम को मॉडल करने के लिए भी किया जाता है, इसके लिए डेटा प्रवाह, मॉडलिंग की व्यवहारिक और संरचनात्मक शैलियों का उपयोग किया जाता है। VHDL फाइल को .vhd एक्सटेंशन के साथ सेव करें।

Read More: IOC ka Full Form Kya Hota Hai

VHDL का इतिहास

VHDL प्रोग्रामिंग लैंग्वेज का विकास 70 और 80 के दशक में शुरू हुआ था। इसे 1983 में अमेरिकी रक्षा विभाग द्वारा विकसित किया गया था। VHDL की जड़ें ADA भाषा में हैं और इस कंप्यूटर भाषा का विकास अभी भी जारी है। इसे समय-समय पर अपडेट किया जाता है।

अपनी स्थापना के बाद से, वीएचडीएल तेजी से बढ़ रहा है और दुनिया भर के हजारों इंजीनियरों द्वारा इलेक्ट्रॉनिक उत्पाद बनाने के लिए इसका उपयोग किया जाता है।

VHDL में हार्डवेयर का वर्णन described कैसे किया जाता है?

  1. VHDL विवरण में हार्डवेयर विवरण में प्राथमिक डिज़ाइन इकाइयाँ और द्वितीयक डिज़ाइन इकाइयाँ शामिल हैं। जिन्हें अंग्रेजी में प्राइमरी डिजाइनिंग यूनिट और सेकेंडरी डिजाइनिंग यूनिट कहा जाता है।
  2. प्राथमिक डिजाइन इकाइयों में इकाई और पैकेज शामिल हैं और माध्यमिक डिजाइन इकाइयों में वास्तुकला और पैकेज निकाय शामिल हैं। माध्यमिक डिज़ाइन इकाइयाँ हमेशा प्राथमिक डिज़ाइन इकाई से संबंधित होती हैं।
  3. आपने देखा कि हार्डवेयर का वर्णन करने के लिए इकाई, वास्तुकला, पैकेज बॉडी जैसी अवधारणाओं का उपयोग किया जाता है। तो चलिए देखते हैं कि VHDL में Entity क्या हैं? आर्किटेक्चर और पैकेज बॉडी क्या है और हार्डवेयर का वर्णन करने के लिए उनका उपयोग कैसे किया जाता है।

Hardware is described by:

Entity क्या हैं?

Unit VHDL की एक इकाई है जो हमारे डिजिटल सिस्टम या डिजाइन का वर्णन करती है। वीएचडीएल एक टॉप-डाउन दृष्टिकोण का उपयोग करता है, जिसमें डिजिटल सिस्टम को छोटे मॉड्यूल में तोड़ दिया जाता है। इन छोटे ब्लॉकों को इकाइयाँ कहा जाता है जिन्हें व्यक्तिगत रूप से डिज़ाइन किया जा सकता है। इस टॉप-डाउन दृष्टिकोण में प्रत्येक ब्लॉक को एक इकाई के रूप में माना जाता है।

Read More: NPA ka Full Form Kya Hota Hai

एक वीएचडीएल VHDL इकाई इकाई का नाम, इकाई में उपयोग किए जाने वाले पोर्ट और इकाई से संबंधित जानकारी निर्दिष्ट करती है। सभी डिज़ाइन एक या अधिक संस्थाओं से बने होते हैं। कोई भी निकाय कथन निकाय कीवर्ड से प्रारंभ होता है। पोर्ट क्लॉज में इकाई के सात पोर्ट हैं। मोड में छह पोर्ट और एक पोर्ट आउट मोड हैं।

Architecture क्या है?

VHDL में आर्किटेक्चर एक इकाई की कार्यक्षमता का वर्णन करता है। एक आर्किटेक्चर हमेशा एक इकाई से संबंधित होता है और उस इकाई के व्यवहार का वर्णन करता है। एक एकल वीएचडीएल इकाई में कम से कम एक आर्किटेक्चर होता है और एक से अधिक होना भी संभव है।

VHDL में packages क्या होते है?

VHDL में एक पैकेज कार्यों, साझा चर, प्रक्रियाओं, फाइलों, विशेषताओं, घटकों, आदि का एक संग्रह है। एक पैकेज फ़ाइल का उपयोग अक्सर वीएचडीएल पुस्तकालय के साथ किया जाता है।

VHDL का इस्तेमाल क्यों होता है?

  • अगर इसका सही इस्तेमाल किया जाए तो यह उत्पादकता को बढ़ाता है।
  • एक और फायदा देता है कि आप इसके कोड का दोबारा इस्तेमाल कर सकते हैं।
  • इलेक्ट्रॉनिक मशीन का आजकल बहुत विकास हो चुका है, इसलिए इस प्रणाली को उन्नत तरीके से इस्तेमाल किया जा सकता है।

VHDL के डाउनसाइड्स

  1. इसे सीखना और प्रयोग करना बहुत कठिन है क्योंकि यह बहुत बड़ी और जटिल भाषा है।
  2. इसमें इस्तेमाल होने वाले महंगे होते हैं
  3. यह सभी प्रकार की तकनीक को अपनी सुविधाएँ प्रदान नहीं करता है।

आपको हमारे द्वारा दी गई जानकारी कैसे लेगी आप हमें कमेंट करके बता सकते हैं ,यदि आपको यह पोस्ट अच्छी लगी हो तो आप इस पोस्ट को अपने दोस्तों के साथ शेयर भी कर सकते हैं.

LEAVE A REPLY

Please enter your comment!
Please enter your name here